Hoe AMD een revolutie teweegbrengt in de CPU-wereld met nieuwe instructiesets en technologieën

Hoe AMD een revolutie teweegbrengt in de CPU-wereld met nieuwe instructiesets en technologieën

Volgens onbevestigde informatie over de aankomende AMD-processors op basis van de Zen 5-generatie zullen deze bredere ondersteuning bieden voor nieuwe instructiesets en technologieën.

AMD is van plan het aantal rekenkundige logische eenheden (ALU's) te verhogen van de huidige vier naar zes, waardoor het aantal mogelijke gelijktijdige taken vanuit één kern toeneemt. Bovendien zal de fabrikant het aantal AGU-eenheden (Address Generation Unit) verhogen van drie naar vier. Met verdere verbeteringen aan de FPU (floating point unit) ondersteunt de Zen 5 opdrachten tot 512-bit breed direct aan de hardwarezijde. AMD blijft vasthouden aan vermenigvuldiging (ADD) en opslagmodules voor Zen 5-processors.

Nieuwe AVX-instructiesets voor Zen 5-processors omvatten AVXVNNI, MOVDIRI, MOVDIR64B, AVX512VP2INTERSECT en PREFETCHI. De AVXVNNI-instructieset kon tot nu toe alleen draaien op Intel Central Processing Units (CPU's) en wordt vaak gebruikt in combinatie met AI-toepassingen, dus de instructieset zou in de toekomst een grotere rol kunnen blijven spelen. De situatie is vergelijkbaar met VP2INTERSECT, MOVDIRI en MOVDIR64B, die al sinds de Tiger Lake-generatie door Intel CPU's kunnen worden geïnterpreteerd. De situatie is anders bij PREFETCHI, dat Intel alleen zal ondersteunen met de Granite Rapid-generatie. Over het geheel genomen zal AMD geen leidende rol spelen in instructiesets met Zen 5-processors, maar het zal wel een iets groter gat met de concurrentie kunnen dichten.

AMD moet zijn Zen 5-processors van de vijfde generatie echter nog introduceren en over architectuurdetails kan vanaf nu alleen maar worden gespeculeerd. Zoals altijd moet deze informatie met voorzichtigheid worden behandeld.

Geef een reactie

Het e-mailadres wordt niet gepubliceerd. Vereiste velden zijn gemarkeerd met *